Tang Nano 9Kを搭載したFPGA実習ボードの回路図を下図に示します.PDFファイルはこちらにあります.

NewCPUBoardCircuit

 

この回路図にあるデバイスは大きく分けて10個のブロックで構成されています.

  1. ドットマトリクスのアノード側(列)のトランジスタアレイ(ソース)
  2. ドットマトリクス
  3. ドットマトリクスのアノード側(列)のシフトレジスタ(シリアルインパラレルアウト)
  4. ドットマトリクスのカソード側(行)のトランジスタアレイ(シンク)
  5. 7セグのアノード側のトランジスタアレイ(ソース)
  6. 7セグのカソード側のトランジスタアレイ(シンク)
  7. 7セグ
  8. トグルスイッチ
  9. チャタリング防止機能付きトグルスイッチ
  10. Tang Nano 9K
JSN Teki is designed by JoomlaShine.com